二手 TERADYNE Tiger #157272 待售
看起来这件物品已经卖了。检查下面的类似产品或与我们联系,我们经验丰富的团队将为您找到它。
单击可缩放


已售出
ID: 157272
Tester
# TGR-05T is a 2 processor system
# Processor 1: 1280 MHz sparcv9 (online)
# Processor 2: 1280 MHz sparcv9 (online)
# PCI based system
# Terabus is present
# Board ID 949-824-01
# TCI is present
TIGER_TH 1
BACKPLANE A
#Slot Type Num XptA XptB Name
2 000-000-00 0 # 23 24 EMPTY
3 000-000-00 0 # 21 22 EMPTY
4 000-000-00 0 # 19 20 EMPTY
5 000-000-00 0 # 17 18 EMPTY
6 000-000-00 0 # 15 16 EMPTY
7 000-000-00 0 # 13 14 EMPTY
8 000-000-00 0 # 11 12 EMPTY
9 000-000-00 0 # 9 10 EMPTY
10 000-000-00 0 # 7 8 EMPTY
11 949-681-60 0 # 5 6 VHFAWG400 DIFF CC
14 000-000-00 0 # 25 26 EMPTY
15 949-818-60 0 # 27 28 VHFAWG2500 CC
16 000-000-00 0 # 29 30 EMPTY
17 000-000-00 0 # 31 32 EMPTY
18 000-000-00 0 # 33 34 EMPTY
19 000-000-00 0 # 35 36 EMPTY
20 000-000-00 0 # 37 38 EMPTY
21 000-000-00 0 # 39 40 EMPTY
22 000-000-00 0 # 41 42 EMPTY
23 000-000-00 0 # 43 44 EMPTY
1 949-886-00 0 # 3 0 ACISB-L
24 949-886-01 0 # 4 0 ACISB-R
END
# Up to 4 Precision AC Card Cages are allowed
PRECISION_AC 1
#Slot Type Num Name
1 949-827-00 0 # VHFAWG
2 000-000-00 0 # EMPTY
3 949-819-00 0 # VHFAWG2500
4 000-000-00 0 # EMPTY
5 000-000-00 0 # EMPTY
6 000-000-00 0 # EMPTY
7 000-000-00 0 # EMPTY
8 949-671-20 0 # PACS CAGE INT
END
PRECISION_AC 2
#Slot Type Num Name
1 000-000-00 0 # EMPTY
2 000-000-00 0 # EMPTY
3 000-000-00 0 # EMPTY
4 000-000-00 0 # EMPTY
5 000-000-00 0 # EMPTY
6 000-000-00 0 # EMPTY
7 000-000-00 0 # EMPTY
8 949-671-20 0 # PACS CAGE INT
END
# Up to 8 Universal Backplane/Synch Power Subsystem
# cages are allowed
# For the Synch Power Subsystem:
# Slot Type Name Instr1 # Instr2 # Ammeter #
#
# Instr1 # - insrument connected to the first two matrix lines
# Instr2 # - insrument connected to the last two matrix lines
# Ammeter # - ammeter connection
# to AVOID errors, put NO 0 if no instrument is connected.
UB_SPS_CAGE 1
# Slot Type Num Name
1 879-802-02 0 # UB_SPS_802
2 517-301-00 0 # UB_APU
3 517-301-00 0 # UB_APU
4 517-301-00 0 # UB_APU
5 517-301-00 0 # UB_APU
6 517-301-00 0 # UB_APU
7 517-301-00 0 # UB_APU
8 517-301-00 0 # UB_APU
9 517-301-00 0 # UB_APU
10 517-301-00 0 # UB_APU
11 517-301-00 0 # UB_APU
12 517-301-00 0 # UB_APU
13 517-301-00 0 # UB_APU
14 879-925-01 0 # UB_60_V_SRC MAT 1
15 879-925-01 0 # UB_60_V_SRC DUT 1
16 879-925-01 0 # UB_60_V_SRC MAT 2
21 879-690-00 0 # UB_ASY
22 517-300-01 0 # UB_TJ300
END
UB_SPS_CAGE 2
# Slot Type Num Name
1 879-802-02 0 # UB_SPS_802
2 949-700-10 0 # UB_QVS_CAL 1
3 949-693-10 0 # UB_QVS_CTRL 22 ??
4 949-698-10 0 # UB_QVS_AM 1
5 949-698-10 0 # UB_QVS_AM 2
6 949-698-10 0 # UB_QVS_AM 3
7 949-698-10 0 # UB_QVS_AM 4
22 517-300-01 0 # UB_TJ300
END
CSB_CAGE 8
#Slot Type Num Fld1 Fld2 Name
1 949-920-60 0 # HSD CSB
2 949-866-00 0 # SPLITTER
END
TIGER_TH 1
BACKPLANE B
#Slot Type Num Name
26 805-870-70 0 # PE32 128M
27 805-870-70 0 # PE32 128M
28 805-870-70 0 # PE32 128M
29 805-870-70 0 # PE32 128M
30 805-873-50 0 # QSB
35 805-870-70 0 # PE32 128M
36 805-870-70 0 # PE32 128M
37 805-902-02 0 # DPE32 128M
38 805-870-70 0 # PE32 128M
39 805-873-50 0 # QSB
40 805-870-70 0 # PE32 128M
41 805-870-70 0 # PE32 128M
42 805-870-70 0 # PE32 128M
43 805-870-70 0 # PE32 128M
45 805-870-70 0 # PE32 128M
46 805-870-70 0 # PE32 128M
47 805-870-70 0 # PE32 128M
48 805-870-70 0 # PE32 128M
49 805-873-50 0 # QSB
50 805-870-70 0 # PE32 128M
51 805-870-70 0 # PE32 128M
52 805-870-70 0 # PE32 128M
53 805-870-70 0 # PE32 128M
END
#
# Time Subsystem
#
TIME_SUBSYSTEM
# Board ID Name
949-782-00 # Time Mux Board 1
949-782-00 # Time Mux Board 2
END
#
# DC Subsystem -
#
# SRC <NUM> [1 - 13]
# (sources 1-5 are MATRIX sources 1-5
# sources 6-13 are DUT sources 1-8)
# HCU <NUM> *[1 - 4]
# REF HCU <NUM> *[1 - 4]
# HVSRC <NUM> *[1 - 4]
# PWRSRC <NUM> [1 - 4]
# DATABITS <NUM> - <NUM> [1 - 192]
#
# ** These instruments share the same seven-slot cage -- only one
# instrument is allowed per slot.
#
DC_SUBSYSTEM
# UBVI 60 1 ( 60V V/I Source in Universal Backplane 1 : slot 14)
# UBVI 60 2 ( 60V V/I Source in Universal Backplane 1 : slot 16)
HCU 5
# UBVI 60 6 ( 60V V/I Source in Universal Backplane 1 : slot 15)
HCU 7
HCU 8
HCU 9
DATABITS 1 - 48
# UB_MATRIX
#
# Testhead 1
# XPTs UB Cage Slot Type
# 1-4 1 2 APU
# 5-8 1 3 APU
# 9-12 1 4 APU
# 13-16 1 5 APU
# 17-20 1 6 APU
# 21-24 1 7 APU
# 25-28 1 8 APU
# 29-32 1 9 APU
# 33-36 1 10 APU
# 37-40 1 11 APU
# 41-44 1 12 APU
# 45-48 1 13 APU
END.
TERADYNE Tiger是一款高度先进的最终测试设备,旨在提高生产效率。它是一个多合一的最终测试解决方桉,可为各种应用程序提供高质量和可靠的测试数据。Tiger设计为高度可配置,具有一系列可定制的功能,以满足从常规主板测试到复杂应用程序特定测试的各种需求。该系统基于模块化概念,允许根据需要定制和升级附加测试选项。基础单元包括TERADYNE Tiger强大的处理器、数据采集板和通信接口。这使客户能够配置其计算机以满足其应用程序的严格和特殊的需求。为了进一步增强该工具,Tiger提供了一系列测试工具,如电路和功能测试功能、自动测试模式生成、高级故障分析和测试夹具管理。还可以进一步定制TERADYNE Tiger资产以满足客户的要求,包括设计用于抵御爆炸、冲击和电涌的容错系统。这样可以确保测试结果可靠且可重现。该模型还提供了详细的故障分析和可编程逻辑设备验证,以帮助减少新产品的上市时间。为了保证准确性和可重复性,Tiger使用了广泛的测试硬件、软件和算法。这些算法用于自动分析测试结果并向客户提供反馈,以便采取适当的措施优化设备性能。除了提供自己的测试数据和分析外,TERADYNE Tiger还可以与现有客户测试系统集成,确保无缝集成到现有工厂或实验室中。Tiger系统提供开放的体系结构,允许客户创建自己的测试环境,以及集成现有的测试工具和技术。这使客户能够创新和优化其应用程序中的流程。总体而言,TERADYNE Tiger是一个高级测试单元,提供适合各种应用程序和用户的可自定义功能。凭借其容错系统、先进的故障分析以及与现有测试工具的集成,Tiger是寻求可靠且经济高效的最终测试解决方桉的客户的理想解决方桉。
还没有评论